数字电路与逻辑设计模拟试卷三及答案 联系客服

发布时间 : 星期二 文章数字电路与逻辑设计模拟试卷三及答案更新完毕开始阅读a6087f620b1c59eef8c7b422

北京语言大学网络教育学院

《数字电路与逻辑设计》模拟试卷三

注意:

1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。 2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。 3.本试卷满分100分,答题时间为90分钟。

4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。 一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、或非门构成的基本RS触发器,输入端SR的约束条件是( A )。 [A] SR=0 [B] SR=1 [C] S?R?1 [D] S?R?0 2、一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( D )。 [A] 保持原态 [B] 置0 [C] 置1 [D] 翻转

__3、在CP作用下,欲使D触发器具有

nQn+1=Q的功能,其D端应接( D )。

nn[A] 1 [B] 0 [C] Q [D] Q

4、一片四位二进制译码器,它的输出函数有( D )。 [A] 1个 [B] 8个 [C] 10个 [D] 16个 5、比较两个两位二进制数A=A1A0和B=B1B0,当A>B时输出F=1,则F表达式是( C )。

1B1 [A] F?A[B] F?A1A0?B1?B0 [D] F?A1B1?A0?B0

1B1?A1?B1A0B0 [C] F?A6、某D/A转换器满刻度输出为8V,其最小输出电压增量uLSB=1mV,由此可知该转换器是( C )位D/A转换器。 [A] 11 [B] 12 [C] 13 [D] 14 7、4096×8位的RAM,其存储容量为( B )kbit。 [A] 64 [B] 32 [C] 16 [D] 8 8、下列触发器中,只有保持和翻转功能的是( D )触发器。 [A] RS型 [B] JK型 [C] D型 [D] T型

9、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。 [A] 32 [B] 10 [C] 5 [D] 6 10、能够实现线与功能的是( B )。

《数字电路与逻辑设计》模拟试卷三 第 1 页 共 5 页

[A] TTL与非门 [B] 集电极开路门 [C] 三态逻辑门 [D] CMOS逻辑门 11、十进制数25用8421BCD码表示为( B )。 [A] 10101 [B] 00100101 [C] 100101 [D] 10101 12、JK触发器在时钟脉冲作用下次态与现态相反,JK取值为( B )。 [A] 00 [B] 11 [C] 01 [D] 10 13、对于JK触发器,若J=K,则可完成( C )触发器的逻辑功能。 [A] RS [B] D [C] T [D] Tˊ 14、寻址容量为16K×8的RAM需要( C )根地址线。 [A] 4 [B] 8 [C] 14 [D] 16 15、多谐振荡器可产生( B )。 [A] 正弦波 [B] 矩形脉冲 [C] 三角波 [D] 锯齿波 16、在( D )情况下,“或非”运算的结果是逻辑0。 [A] 全部输入是0 [B] 全部输入是1 [C] 任一输入为0,其他输入为1 [D] 任一输入为1 17、为实现将JK触发器转换为D触发器,应使( A )。 [A] J=D,K=D [B] K=D,J=D [C] J=K=D [D] J=K=D 18、全场可编程(与、或阵列皆可编程)的可编程逻辑器件有( D )。 [A] PAL [B] GAL [C] PROM [D] PLA 19、ROM具有( C )功能。 [A] 读/写 [B] 无读/写 [C] 只读 [D] 只写 20、八路数据分配器,其地址输入端有( C )个。 [A] 1 [B] 20 [C] 3 [D] 4

二、【填空题】(本大题共10小题,每小题2分,共20分;请将答案填写在答题卷相应题号处)

21、将2004个“1”异或起来得到的结果是( 0 )。

22、半导体存储器的结构主要包括三部分,分别是(地址译码器)、(存储矩阵)和输出缓冲器。

23、8位D/A转换器当输入数字量10000000为5V,若只有最低位为高电平,则输出电压为(0.039V),当输入为10001000时,输出电压为( 5.31V)。 24、就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换速度快。

25、由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。

26、(28)10=( 11100)2=( 1C )16

27、有N个变量组成的最小项有( 2N )个。

28、若令JK触发器的J=K=T,则构成的触发器为( T触发器 )。 《数字电路与逻辑设计》模拟试卷三 第 2 页 共 5 页

29、若存储器的容量是256×4 RAM,该RAM有( 1024 )存储单元,有( 256 )字,字长( 4 )位,地址线( 8 )根。

30、按照逻辑功能的不同特点,数字电路可分为(组合逻辑电路)、(时序逻辑电路)两大类。

三、【简答题】(本大题共4小题,每题5分,共20分;请将答案填写在答题卷相应题号处)

31、写出逻辑函数F=AB+C+AD的反函数。

F?A?B?C?A?D

32、奇偶校验码的特点是什么?为什么说它是可靠性代码?

答:奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而发现可能出现的错误.

33、对偶规则有什么用处?

答:可使公式的推导和记忆减少一半,有时可利于将或与表达式化简。

34、将逻辑函数P=AB+AC写成“与或非”达式。并用“集电极开路与非门”来实现。 答:P?A?BC?A?BC

与非门实现如图:

《数字电路与逻辑设计》模拟试卷三 第 3 页 共 5 页

四、【应用题】(本大题共2小题,每题10分,共20分;请将答案填写在答题卷相应题号处)

35、试分析下图所示电路的逻辑功能,列出真值表并写出逻辑函数式。

真值表: Qn+1 Qn 1 0 Qn 禁止 CP 0 1 1 1 1 S S 1 0 0 1 R R 0 1 0 1 SR CpQn 00 01 11 10 00 1 1 0 0 01 1 0 0 0 11 10 1 X X 0 ?1 1 1 0 ?故: Qn?1?Cp?(S?R?Qn)?Cp?Qn S?R?Cp?0

《数字电路与逻辑设计》模拟试卷三 第 4 页 共 5 页

36、用74LS161设计一个9进制计数器。使用同步预置法,已知S0=0001。

解:(1)S0=0001,M=9,则SM-1=1001。

《数字电路与逻辑设计》模拟试卷三 第 5 页 共 5 页