华中科技大学电子技术基础试卷四 联系客服

发布时间 : 星期一 文章华中科技大学电子技术基础试卷四更新完毕开始阅读337a9e53bcd126fff6050b63

1J Q0 Q0 1J > C1 & 1K FF1 图12

Q1 Q1 & 1J > C1 1K FF2 Q2 Q2 & 1 Y CP > C1 1K FF0

试卷四参考答案

一、将D1和D2均断开,以O点为参考点,D1的阳极电位为12V,阴极电位为0V;D2的阳极电位为12V,阴极电位为?6V,即D1和D2都为正向偏置。但是D2一旦导通,D1的阳极电位变为?6V,D1不能再导通。所以,D1截止,D2导通,VAO=?6V。

二、 1.

IBQ?VCC?VBE?40?AI??IBQ?2mA,VCEQ?VCC?ICQRc?4V, Rb,CQ26rbe?200?(1?50)?863?2

2.小信号等效电路略。

???RL?RLRi??AV????116AVs?????73rrR?Rbebesi3.,

三、

1.小信号等效电路如图A3所示。

g + + d e c ? Vgs? Vi? Rg ? R2 ? gmVgss rbe ? ?Ib+ ? Ibb Rc ? Vo?

图A3

?VgR?AV?o??mc??129?R?Rg?5M?,Ro?Rc?20k? 1?gmR2Vi2.,i

四、

1.利用虚短概念,c、b、e各极电位为

VC?V2?6V,VB?0V,VBE?VB?VE?0.7,VE??0.7V

2.三极管的β值

VI?V212V?6V??1mA3R16?10? VO200?10?3VIB???20μAR210?103?

I1mA??C??50IB20μA所以电流放大系数

IC?

五、由A1、A2组成基本放大器,反馈网络由分压器(R3、R4)、运放A3和R5、R6组成的同相放大电路以及分压器(R7、R8)组成有源反馈网络,用瞬时极性法判断该反馈网络构成电压串联负反馈。R2构成A2的本级电压并联负反馈。R5、R6构成A3的本级电压串联负

??反馈。根据电路可知Vf?Vi而

R4??R5?R6??R7???V????????Vfo???????R3?R4??R5??R7?R8?

可以求得

?V?V(R?R4)R5(R7?R8)o?AVF??o?3?2??ViVfR4(R5?R6)R8

六、根据瞬时极性法分析,在

???0?1RC时,经RC串并联网络引入到运放同相端

的电压Vf与Vo同相,即有?a??f?2n?。这样,放大器和RC串并联网络刚好形成正反馈系统,满足相位平衡条件,能产生振荡输出正弦波。输出正弦波的条件是开始时,要求

??敏电阻代替,当输出

??1?R2AV??3R1略大于3,达到稳定平衡状态时,AV。因此,R2可用一温度系数为负的热

??VIof电压增加时,通过负反馈回路的电流

,结果使热敏电阻值减小,

负反馈加强,放大电路的增益下降,从而使输出

?Vo下降,反之,当

?Vo下降时,由于热敏

电阻的自动调节作用,使o回升。因此,可以维持输出电压基本恒定。也可以将R1用一

温度系数为正的热敏电阻代替。

振荡频率 七、

1.Y?ACBD;

2.Y?(A?BC)(C?D);

3.组合逻辑电路和时序逻辑电路的区别:组合电路的输出状态在任何时刻只取决于同一时刻的输入状态,而与电路原来的状态无关,电路中不含具有存储功能的元件;时序电路在任一时刻的输出信号由输入信号和电路的状态共同决定,电路中包含存储功能的元件。

组合逻辑电路和时序逻辑电路的联系:时序电路是由组合电路和存储电路组成。 4.(1)10转换为二进制数是1010,二—十进制BCD码是0001 0000

(2)598转换为二进制数是1001010110,二—十进制BCD码是0101 1001 1000 5.一个n位D/A转换器的精度可以达1/2n。

满刻度输出电压为10V,要求1mV的分辨率时有

?Vf0?12?RC。

10?3V?0.1?10Vn2

可求出n=13.3。所以输入数字量位数n至少应为13位。

八、

1.555、电阻R1、R2及电容C构成多谐振荡器; 2.v3、v1及v2的波形如图A8所示,

v3 O v1 t O v2 t O t

图A8

1.43(R1?2R2)C。该电路产生的两个时钟频3.555定时器构成的多谐振荡器频率为

1.43f0??244kHz2(R1?2R2)C率均为多谐振荡器频率的1/2。因此,v1及v2波形的频率为。

f3?

九、两个74161构成同步256进制计数器,或256分频器。进位信号TC的脉冲宽度只占一个CP周期。Q的周期TQ与CP信号的周期TCP满足TQ=256TCP。

十、

1.要使74138正常工作,将使能输入端E1、E2接低电平;3输入门应为与门,在与门上画“&”符号。逻辑电路图(略)。

2.JK触发器组成异步八进制加计数器。

3.由于Q0=Q1=Q2=0时,Q0=Q1=Q2=1,与非门的输出为0,74138不工作,其输出

Y7~Y0全为1,D0不发光。除此之外,无论Q2、Q1、Q0为何值,与非门的输出为1,74138

可以工作,其输出有低电平,对应的LED可发光。由于Q2、Q1、Q0接入译码器输入A2、A1、A0的顺序相反,所以,D1~D7的闪亮次序为:D4、D2、D6、D1、D5、D3、D7并循环。

十一、设三盏灯分别为A、B、C,1表示灯亮,0表示灯灭。逻辑电路输出为L,抢答失败为1,成功为0,列写真值表如表11所示。

表11 A B C 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 L 1 0 0 1 0 1 1 1 根据真值表写出化简的与非逻辑表达式为

L?AB?AC?BC?A B C

根据逻辑表达式可画出与非门实现的逻辑图(略)。