《数字电路》复习题 联系客服

发布时间 : 星期二 文章《数字电路》复习题更新完毕开始阅读2513c9547f1922791688e893

10、74LS161是4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。( 74LS161采用异步清零,同步置数)

74LS161逻辑功能表

CTP CTT CP Q3 Q2 Q1 Q0 CR LD 0 1 1 1 1 × 0 1 1 1 × × 0 × 1 × × × 0 1 × ↑ × × ↑ 0 0 0 0 D3 D2 D1 D0 Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0 加法计数 & CO Q3 Q2 Q1 Q0 74LS161 CP CP

CR LD CTP CTT D3 D2 D1 D0 “1” “1”

13

“1”

五、画图:

Q端的波形。 1、已知D触发器各输入端的波形如图所示,试画出D、Q 、

2、图(1)中的电路由CMOS门电路构成,写出P的表达式,并画出对应A、B、C的P波形。

14

3、如下图所示为由边沿D触发器构成的电路图,设触发器的初始状态Q1Q0=00,确定Q0 及Q1在时钟脉冲CP作用下的波形。

4、时序逻辑电路如下图所示。

(1) 判断电路是同步电路还是异步电路;

(2)写出驱动方程;

(3)写出状态方程;

(4)触发器的初始状态为0,已知CP和X的波形,画出Q1和Q2的波形。(4分)

CPX

15

5、图(a)中CP的波形如图(b)所示。要求: (1)写出触发器次态

Qn?1的最简函数表达式和Y1、Y2的输出方程。(4分)

nQ的波形(设=0)(6分)

(2)在图(b)中画出Q、Y1和Y2

图(a)

图(b)

Q端的波形。 6、已知D触发器各输入端的波形如图所示,试画出D、Q 、

16