数字逻辑与数字系统实验报告 联系客服

发布时间 : 星期日 文章数字逻辑与数字系统实验报告更新完毕开始阅读0b9505c603020740be1e650e52ea551811a6c92f

xxxx计算机科学与技术学院

计算机数字逻辑设计

实验报告书

实 验 名 编码/译码器及简单应用

班 级_____xxx_______________________ 姓 名_____xxx_______________________

指导教师 xx 日 期 17/11

21 / 62

目录

一、实验目的 ............................................................................................................. 2323 二、实验所用器件和仪表 ......................................................................................... 2323 三、实验内容 ............................................................................................................. 2323 四、电路原理图 ......................................................................................................... 2323 五 实验过程及数据记录 ........................................................................................... 2626 六 实验数据分析与小结 ........................................................................................... 2727 七 实验心得体会 ....................................................................................................... 2727

22 / 62

一、实验目的

1、熟悉集成编码器的逻辑功能及测试方法。 2、熟悉集成译码器的逻辑功能及测试方法。 3、学会用显示译码器进行逻辑设计。

二、实验所用器件和仪表

1、3-8译码器74LS138 1片 2、七段显示译码器74LS48 1片 3、优先编码器74HC148 1片 4、单色七段数码管7SEG-COM-CATHODE

5、多路拨码开关DIPSW、独立电阻网络RES16DIPIS 6、逻辑调试元件

三、实验内容

1、观察测量译码器工作的真值表,总结其输入和输出之间的逻辑关系 2、设计实现七段显示译码器与数码管配合工作

3、观察记录优先编码器的工作结果,分析优先编码器的工作原理

四、电路原理图

1、74LS138译码器的工作测量。

芯片工作原理:(1)当选通端E1为高电平,另两个选通端E2和E3为低电平时,芯片使能。将地址端(C、B、A)的二进制编码在Y0至Y7对应的输出端以低电平译出。比如:CBA=110时,则Y6输出低电平信号。

(2)利用 E1、E2和E3可方便的级联扩展成16线译码器、32线译码器。 (3)若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。 逻辑关系接线图如图4.1。

图4.1 测试74LS138逻辑关系接线图

23 / 62

观测并记录74LS138的输出状态。

表4.1 74LS138真值表

2、数码管与字形译码器7448

电路接线如图4.2,记录观察结果到表4.2。总结出现字形乱码的原因。

图4.2 数码管接线 表4.2 数码管观察结果

24 / 62